来源:
access time
access time(存取时间),ram 完成一次数据存取所用的平均时间(以纳秒为单位)。存取时间等于地址设置时间加延迟时间(初始化数据请求的时间和访问准备时间)。
address
address(地址),就是内存每个字节的编号。目的是按照该编号准确地到该编号的内存去存取数据
async sram
async sram(异步静态内存),一种较为陈旧的sram,通常用来做电脑上的level 2 cache。
bandwidth
bandwidth (带宽) 1、传输数据信息的能力。信息交换的形式多种多样,可以通过但根电线,也可以通过总线或信道的并行线。一言以蔽之,就是单位时间内数据的移动量,通常用位 / 秒、字节/秒或赫兹(周/秒)表示。 2、内存的数据带宽:一般指内存一次能处理的数据宽度,也就是一次能处理若干位的数据。30线内存条的数据带宽是8位,72线为32位,168线可达到 64位
bank
bank (内存库) 在内存行业里,bank至少有三种意思,所以一定要注意。 1、在sdram内存模组上,"bank 数"表示该内存的物理存储体的数量。(等同于"行"/row) 2、bank还表示一个sdram设备内部的逻辑存储库的数量。(现在通常是4个bank)。 3、它还表示dimm 或 simm连接插槽或插槽组,例如bank 1 或 bank a。这里的bank是内存插槽的计算单位(也叫内存库),它是电脑系统与内存之间数据总线的基本工作单位。只有插满一个bank,电脑才可以正常开机。举个例子,奔腾系列的主板上,1个168线槽为一个bank,而2个72线槽才能构成一个bank,所以72线内存必须成对上。原因是,168线内存的数据宽度是64位,而72线内存是32位的。主板上的bank编号从bank0开始,必须插满bank0才能开机,bank1以后的插槽留给日后升级扩充内存用,称做内存扩充槽。
bank schema
bank schema(存储体规划),一种图解内存配置的方法。存储体规划由若干用来表示电脑主板上的内存插槽的行或列组成。行表示独立的插槽;列代表bank数。
bedo
bedo (burst edo ram) -突发模式edo随机存储器,bedo内存能在一个脉冲下处理四个内存地址。形象地说,它一次可以传输一批数据。总线的速度范围从50mhz 到 66mhz (与此相比,edo内存速度是33mhz,fpm内存的速度是25mhz)。
bga封装技术
bga (ball grid array)-球状引脚栅格阵列封装技术,高密度表面装配封装技术。在封装的底部,引脚都成球状并排列成一个类似于格子的图案,由此命名为bga。目前的主板控制芯片组多采用此类封装技术,材料多为陶瓷。
blp
blp-底部引出塑封技术,新一代内存芯片封装技术,其芯片面积与封装面积之比大于1:1.1,符合csp封装规范。此类内存芯片不但高度和面积小,而且电气特性也得到了提高。
buffer
buffer-缓冲区,一个用于存储速度不同步的设备或优先级不同的设备之间传输数据的区域。通过缓冲区,可以使进程之间的相互等待变少,从而使从速度慢的设备读入数据时,速度快的设备的操作进程不发生间断。
buffered memory
buffered memory,带有缓存的内存条。缓存能够二次推动信号穿过内存芯片,而且使内存条上能够放置更多的内存芯片。带缓存的内存条和不带缓存的内存条不能混用。电脑的内存控制器结构,决定了该电脑上带缓存的内存还是上不带缓存的内存。
cas
cas (column address strobe)-列地址选通脉冲,在内存的寻址中,锁定数据地址需要提供行地址和列地址,行地址的选通由ras控制,列地址的选通由cas决定。
cas latency
列地址选通脉冲时间延迟,cl反应时间是衡定内存的另一个标志。cl是cas latency的缩写,指的是内存存取数据所需的延迟时间,简单的说,就是内存接到cpu的指令后的反应速度。一般的参数值是2和3两种。数字越小,代表反应所需的时间越短。在早期的pc133内存标准中,这个数值规定为3,而在intel重新制订的新规范中,强制要求cl的反应时间必须为2,这样在一定程度上,对于内存厂商的芯片及pcb的组装工艺要求相对较高,同时也保证了更优秀的品质。因此在选购品牌内存时,这是一个不可不察的因素。
cf卡
一种袖珍闪存卡,(compact flash card)。像pc卡那样插入数码相机,它可用适配器,(又称转接卡),使之适应标准的pc卡阅读器或其他的pc卡设备。
cf存储卡的部分结构采用强化玻璃及金属外壳,cf存储卡采用standard ata/ide接口界面,配备有专门的pcm-cia适配器(转接卡),笔记本电脑的用户可直接在pcmcia插槽上使用,使数据很容易在数码相机与电脑之间传递。
checksum
checksum-检验和,校验和。在数据处理和数据通信领域中,用于校验目的的一组数据项的和。这些数据项可以是数字或在计算检验和过程中看作数字的其它字符串。
compact flash
compact flash(紧凑式闪存),一种结构轻小的存储器,用于可拆卸的存储卡。compactflash 卡持久耐用,工作电压低,掉电后数据不丢失。应用范围包括:数码相机、移动电话、打印机、掌上电脑、寻呼机,以及录音设备。
c-rimm
continuity rimm (c-rimm)-连续性总线式内存模组,一种不带内存芯片的直接总线式内存模组(direct rambus)。c-rimm 为信号提供了一个连续的通道。在直接总线式内存系统中,开放的连接器必须安装c-rimm。
csp
chip-scale package(芯片级封装),薄芯片封装,其电路连接通常是采用bga(球状引脚格状阵列)。这种封装形式一般用于rdram(总线式动态内存)和 flash memory(闪存)。
csram
同pentium ii xeron匹配的一种高速缓存,容量为512kb。
ddp电路
ddp(double detect and protect:二重探测与保护),它可以使space对输入的信号不再重复处理,同时对声音的频率和方向进行探测,而且自动调整,得到最佳的效果。
ddr
ddr(dual data rate sdrsm)是最新的内存标准之一,在系统时钟触发沿的上、下沿都能进行数据传输,因此即使在133mhz的总线频率下,带宽也能达到约2.1gb/s,为sdram的的两倍左右。
ddr sdram
ddr 是双倍数据速率(double data rate)。从名称上可以看出,这种内存在技术上,与sdram有着密不可分的关系,事实上,ddr内存就是sdram内存的加强版。它主要是利用时钟脉冲的上升沿与下降沿传输数据,相当于原来两倍的频率的工作效率。 ddr只是对sdram技术做了一些加强,所以生产sdram的生产线极容易改建于ddr的生产。不过ddr内存为保持较高的数据传输率,电气信号必须要求能较快改变,因此采用了2.5伏的sstl2标准,其管脚数为184线,与sdram在主板上无法实现兼容。 ddr sdram有着先天性的优势,因此,取代sdram只是时间上的问题,相信随着ddr内存体系的愈加成熟,与sdram体系结构间的性能会越拉越大,那时也正是ddr全面铺进千家万户的时刻。
ddr内存
ddr (dual date rate) sdram 称为"双倍速率sdram",在133mhz的前端总线频率下,带宽可达2.128gb/s。它的工作原理是其能在控制时钟触发沿的上、下沿都能进行数据传输(而sdram只在控制时钟的下降沿进行数据传输),因此在一次控制信号过程中,ddr sdram能进行两次的数据交换,这也就是它为什么又如此高的带宽。
dimm
dual -inline-menory-modules,即双列直插式存储模块。这是在奔腾cpu推出后出现的新型内存条,dimm提供了64位的数据通道,因此它在奔腾主板上可以单条使用。它有168条引脚,故称为168线内存条。它要比simm插槽要长一些,并且它也支持新型的168线edo-dram存储器。就目前而言,适用dimm的内存芯片的工作电压一般为3.3v(使用edoram内存芯片的168线内存条除外),适用于simm的内存芯片的工作电压一般为5v(使用edoram或fbram内存芯片),二者不能混合使用。
dimm
dimm (dual in-line memory modules),双边接触内存模组。也就是说这种类型接口内存的插板两边都有数据接口触片,这种接口模式的内存广泛应用于现在的计算机中,通常为84 针,由于是双边的,所以共有84×2=168线接触,所以人们常把这种内存称为168线内存。
dip
dip (dual in-line package)-双列直插式封装,双入线封装,dram的一种元件封装形式。dip封装的芯片可以插在插座里,也可以永久地焊接在印刷电路板的小孔上。在内存颗粒直接插在主板上的时代,dip 封装形式曾经十分流行。 dip还有一种派生方式sdip(shrink dip,紧缩双入线封装),它比dip的针脚密度要高6六倍。
direct rambus
direct rambus-直接总线式随机存储器,rambus 技术的第三代产品,它为高性能的pc机提供了一种全新的dram 结构。现在的sdram在64-bit的宽带总线上速度只有100mhz;与此相对照,direct rambus在16-bit的窄通道上,其数据传输速度可高达800mhz。
direct rdram
direct rdram(直接总线式动态随机存储器),该设备的控制线和数据线分开,带有16位接口、带宽高达800 mhz,效率大于90% 。一条direct rdram 使用两个8-bit 通道、工作电压2.5v ,数据传输率可达到1.6 gbps 。它采用一个分离的8位总线(用于地址和控制信号),并拓宽了8到16位或9到18位数据通道,时钟达到400 mhz ,从而在每个针(pin)800mbps的情况下(共计1.6 gbs)使可用数据带宽最大化。
dma
它的意思是直接存储器存取,是一种快速传送数据的机制,dma技术的重要性在于,利用它进行数据存取时不需要cpu进行干预,可提高系统执行应用程序的效率。利用dma传送数据的另一个好处是,数据直接在源地址和目的地址之间传送,不需要是中间媒介。
dram
dram (dynamic ram),动态随机存储器。需要用恒电流以保存信息,一断电,信息即丢失。其接口多为72线的simm类型。虽然它的刷新频率每秒钟可达几百次,但是由于它采用同一电路来存取数据,所以存取时间有一定的间隔,导致了它的存取速度不是很快。在386、486时期被普遍应用。
ecc内存
全称error checkingand correcting。它也是在原来的数据位上外加位来实现的。如8位数据,则需1位用于parity检验,5位用于ecc,这额外的5位是用来重建错误的数据的。当数据的位数增加一倍,parity也增加一倍,而ecc只需增加一位,当数据为64位时所用的ecc和parity位数相同(都为8)。在那些parity只能检测到错误的地方,ecc可以纠正绝大多数错误。若工作正常时,你不会发觉你的数据出过错,只有经过内存的纠错后,计算机的操作指令才可以继续执行。当然在纠错时系统的性能有着明显降低,不过这种纠错对服务器等应用而言是十分重要的,ecc内存的价格比普通内存要昂贵许多。
edo dram
edo dram(extended data output ram),扩展数据输出内存。是micron公司的专利技术。有72线和168线之分、5v电压、带宽32bit、基本速度40ns以上。传统的dram 和fpm dram在存取每一bit数据时必须输出行地址和列地址并使其稳定一段时间后,然后才能读写有效的数据,而下一个bit的地址必须等待这次读写操作完成才能输出。edo dram不必等待资料的读写操作是否完成,只要规定的有效时间一到就可以准备输出下一个地址,由此缩短了存取时间,效率比fpm dram高20%—30%。具有较高的性/价比,因为它的存取速度比fpm dram快15%,而价格才高出5%。
edoram
扩展数据输出内存。edoram是通过取消两个存储周期之间的时间间隔,来提高存取速率的。通常,在一个dram阵列中读取一个单元时,首先充电选择一行然后再充电选择一列,这些充电线路在稳定之前会有一定的延时,制约了ram的读写速度。edo技术假定下一个要读写的地址和当前的地址是连续的(一般是这样),在当前的读写周期中启动下一个读写周期,从而可将ram速度提高约30%。但是,edoram仅适用于总线速度小于或等于66mhz的情况,是97 年最为流行的内存。
eeprom
eeprom (electrically erasable programmable read-only memory),电可擦可编程只读存储器--一种掉电后数据不丢失的存储芯片。 eeprom 可以在电脑上或专用设备上擦除已有信息,重新编程。一般用在即插即用(plug
esdram
esdram (enhanced synchronous dram)-增强型同步动态内存,enhanced memory systems, inc 公司开发的一种sdram,带有一个小型的静态存储器。在嵌入式系统中, esdram代替了sram(静态随机存储器),其速度与sram相当,但成本和耗电量却比后者低得多。
flash内存
flash是一种可擦写、可编程的rom,flash包含ios及微代码。可以把它想象和pc机的硬盘功能一样,但其速度快得多。可以通过写入新版本和os对路由器进行软件升级。flash中的程序,在系统掉电时不会丢失。
fpm dram
fpm dram(fast page mode ram): 快速页面模式内存。是一种在486时期被普遍应用的内存。72线、5v电压、带宽32bit、基本速度60ns以上。它的读取周期是从 dram阵列中某一行的触发开始,然后移至内存地址所指位置,即包含所需要的数据。第一条信息必须被证实有效后存至系统,才能为下一个周期作好准备。这样就引入了“等待状态”,因为cpu必须傻傻的等待内存完成一个周期。随着性能/价格比更高的edo dram的出现和应用,它只好退出市场。
interleaving
interleaving(交叉存取技术),加快内存速度的一种技术。举例来说,将存储体的奇数地址和偶数地址部分分开,这样当前字节被刷新时,可以不影响下一个字节的访问。
jedec
jedec (joint electron device engineering council),电子元件工业联合会。jedec是由生产厂商们制定的国际性协议,主要为计算机内存制定。工业标准的内存通常指的是符合jedec标准的一组内存。
mch
memory controller hub (mch)-内存控制中心,intel 8xx(例如820或840)芯片组中用于控制agp、cpu、内存(rdram)等组件工作的芯片。
mdram
mdram (multibank dynamic ram)-多bank动态内存,mdram是mosys公司开发的一种vram(视频内存),它把内存划分为32kb的一个个bank(存储库),这些 bank可以单独访问,每个储存库之间以高于外部的数据速度相互连接。其最大特色是具有"高性能、低价位"特性,最大传输率高达666mb/s,一般用于高速显卡。
micro bga
micro bga (μbga)-缩微型球状引脚栅格阵列封装,tessera, inc.公司开发的的一种bga 芯片封装技术,主要用于高频工作的rdram。这种技术能把芯片尺寸做得更小,提高了散热性,使内存条的数据密度增大了。
non-composite
苹果电脑的内存术语,表示一种采用了新技术的内存条。该内存条上的芯片颗粒很少,但数据密度却非常高。non-composite 内存条比 composite 内存条工作更可靠,但价格也相对高。
pc100
jedec 和intel制定的一种sdram内存颗粒(或内存条)技术标准。其中100是指该内存能工作在前端总线(fsb)100mhz的系统中。当初,pc100规范是为配合intel推出bx芯片组制定的准则,其规范条款很多,但主要有以下几点: 1、tck(clock、cycle、time)内存时钟周期,在100mhz外频工作时值为10ns; 2、tac(access time fronclk)存取时间小于6ns; 3、pcb必须为六层板,可以滤掉杂波; 4、内存上必须有spd,spd一般由内存模组制造商写入,设定内存工作参数。
pc133
ibm 和reliance电子公司制定的一种内存芯片(或内存条)技术标准,其中的133指的是该内存工作频率可达133mhz。严格地说,pc133和 pc100内存在制造工艺上没有什么太大的不同,区别只是在制造pc133内存时多了一道"筛选"工序,把内存颗粒中外频超过133 mhz的挑选出来,焊接成高档一些的内存。
pin
pin-针状引脚,内存金手指上的金属接触点。
plb
plb (pipeline burst cache)-脉冲突发式缓存,plb能使第一个脉冲到达处理器之前,四个数据一个接一个的连续传输中有顺序地读写。plb常用于sram,制造计算机的一级和二级缓存。它分为同步与异步两种工作方式。
prom
prom (programmable read-only memory)-可编程只读存储器,也叫one-time programmable (otp)rom,是一种可以用程序操作的只读内存。最主要特征是只允许数据写入一次,如果数据烧入错误只能报废。
ram
ram (random-access memory)-随机存取存储器,一种存储单元结构,用于保存cpu处理的数据信息。"随机"(random)存取是与"顺序(serial)"存取相对而言的,意思是cpu可以从ram中任意地址中直接读取所需的数据,而不必从头至尾一一查找。
rambus dram
rambus dram原本是intel强力推广的未来内存发展方向,其技术引入了risc(精简指令集),依靠高时钟频率(目前有300mhz、350mhz和 400mhz三种规格)来简化每个时钟周期的数据量。因此其数据通道接口只有16bit(由两条8bit的数据通道组成),远低于sdram的 64bit,由于rambus dram也是采用类似于ddr的双速率传输结构,同时利用时钟脉冲的上升与下降沿进行数据传输,因此在300mhz下的数据传输量可以达到300mhz× 16bit×2/8=1.2gb/s,400mhz时可达到1.6gb/s,目前主流的双通道pc800mhz rdram的数据传输量更是达到了3.2gb/s。相对于133mhz下的sdram的1.05gb/s,确实很有吸引力。 rambus dram的认证机制也较为严格,其认证测试包括directrdram元件、rimm模块、rimm连接器和directrdram时钟发生器。以确保与 intel的系统保持百分百的兼容。
ras
ras (row address strobe)-行地址选通脉冲,在dram数据位中,用列地址和行地址的交叉点定位每个单元的存储地址。行地址的选通由ras控制。
registered memory
registered memory-带寄存器的内存,带有寄存器(register)sdram内存条。寄存器可以的作用是:再次推动数据信号通过内存芯片,使内存条上能够焊接更多的芯片。带寄存器(registered)的内存和不带缓存(unbuffered)的内存不能混用。能否使用带寄存器的内存是由电脑的内存控制器决定的。
rom
rom (read only memory)-只读存储器,掉电后数据不丢失的一种存储器,主要用来存放"固件"(firmware)。主板、显卡、网卡上的bios就是一种rom,因为他们程序和数据的变动概率都很低。
sdram
synchronous dram同步动态内存。它与系统总线同步工作,避免了在系统总线对异步dram进行操作时同步所需的额外等待时间,可加快数据的传输速度。这是98年流行的一种同步动态内存。它提高读写速率的的基本原理是将cpu和ram通过一个相同的时钟锁在一起,使得ram和cpu能够共享一个钟周期,以相同的速度同步工作,从而解决了cpu和ram之间的速度不匹配问题。
sdram
自从pentium时代以来,sdram就开始了其不可动摇的霸主地位。这种主体结构一直延续至今。成为市场上无可争议的内存名称的代名词。台式机使用的sdram一般为168线的管脚接口,具有64bit的带宽,工作电压为3.3伏,目前最快的内存模块为5.5纳秒。由于其最初的标准是采用将内存与cpu进行同步频率刷新的工作方式,因此,基本上消除了等待时间,提高了系统整体性能。大家都知道cpu的核心频率=系统外部频率×倍频的方式。而内存就是工作在系统的外部频率下,最初的66mhz的外部工作频率严重地影响了系统整体的工作性能,芯片组厂商又陆续制订出100mhz、133mhz系统外频的工作标准。这样sdram内存也就有了66mhz(pc66)、100mhz (pc100)和133mhz(pc133)三种标准规格,另外cl值也是衡量内存的一个很重要的标准。某些内存厂商为了满足一些超频爱好者的需求还推出了pc150和pc166内存。
simm
single-in-line-menory-modules,是我们经常用到的一种内存插槽,它是72线结构。如今的内存模块大部分是把若干个内存芯片颗粒集成在一小块电路板上,然后通过simm插槽与主板相连。 simm
single-in-line-menory-modules,是我们经常用到的一种内存插槽,它是72线结构。如今的内存模块大部分是把若干个内存芯片颗粒集成在一小块电路板上,然后通过simm插槽与主板相连。simm(single in-line memory modules),单边接触内存模组。是5x86及其较早的pc中常采用的内存接口方式。在486以前,多采用30针的simm接口,而在pentuim 中更多的是72针的simm接口,或者与dimm接口类型并存。人们通常把72线的simm类型内存模组直接称为72线内存。
sync sram
sync sram-同步静态随机存储器,其工作时钟与系统同步,intel推出的430lx,430nx,430fx等支持奔腾的主板芯片组都支持它。但cpu速度大大提升后,该高速缓存被pb-sram取代。
tag ram
在主板的cache附近的一个用来存储高速缓存数据索引地址(index address)的ram,其主要功能是辅助cache、cpu、芯片组的沟通与存取寻址数据。
tiny bga
tiny bga(小型球栅阵列封装),kingmax公司的一项专利技术,属于bga内存封装技术的一个分支。其芯片面积与封装面积之比约为1:1.4。
tosp ii
tosp ii(薄型小尺寸封装ii),sdram内存最为常见的封装形式。但是,随着内存的速度和频率的不断提高,这种封装形式越来越不能满足需要。
tsop
tsop(thin small out-line package)-薄型小尺寸封装,tsop也是dram的一种封装形式,但它的封装厚度只有soj的三分之一。tsop dram 被广泛运用于sodimm和ic卡式内存。
unbuffered memory
unbuffered memory(不带缓存的内存),pcb上不带缓存(buffer)或寄存器(register)的内存条。 但是,使用这种内存的电脑主板上要带缓存或寄存器。
串行存在探测
即,spd(serial presence detect)它是1个8针的soic封装(3mm*4mm)256字节的eeprom (electricallyerasableprogrammablerom电可擦写可编程只读存储器)芯片。型号多为24lc01b,位置一般处在内存条正面的右侧,里面记录了诸如内存的速度、容量、电压与行、列地址带宽等参数信息。当开机时pc的bios将自动读取spd中记录的信息,如果没有 spd,就容易出现死机或致命错误的现象。它是识别pc100内存的一个重要标志。现在个别厂商一方面为了降低生产成本,另一方面又要从表面上迎合 pc100标准,就在pcb板上焊上一片空的spd。这样就有可能导致在100mhz以上外频不能正常工作,还应该注意的是一些厂商出的主板(如 intel原装板)一定要bios检测到spd中的数据才能正常工作,而对于使用假spd的内存来说,就会有不兼容或死机的现象出现。
串行存在侦测
串行存在侦测-spd(serial presence detect),spd是一颗8针的eeprom(electrically erasable programmable rom 电子可擦写程序式只读内存), 容量为256字节~2kb,里面主要保存了该内存的相关资料,如容量、芯片厂商、内存模组厂商、工作速度、是否具备ecc校验等。spd的内容一般由内存模组制造商写入。支持spd的主板在启动时自动检测spd中的资料,并以此设定内存的工作参数。
磁盘阵列
磁盘阵列(disk array)是由一个硬盘控制器来控制多个硬盘的相互连接,使多个硬盘的读写同步,减少错误,增加效率和可靠度的技术。
带宽
每个时间单位可以传输或处理的数据量。简单地说,带宽就象管道大小 - 管道越大,可以传输得越多。
读写时序
内存在突发式(burst)读取模式下一次可连续读取4组数据,其读取周期可以表示为x-y-y-y。其中x表示读取第一组数据的时钟周期数,一般叫做lead off time(通常时间比较长);y表示后三组数据的读写时间周期。
服务器内存
服务器是企业信息系统的核心,因此对内存的可靠性非常敏感。服务器上运行着企业的关键业务,内存错误可能造成服务器宕机并使数据永久丢失。服务器内存大多都带有buffer(缓存器),register(寄存器),ecc(错误纠正代码),具有普通pc内存所不具备的高性能、高兼容性和高可靠性。
静态列
dram加快数据输出的一种模式。当访问静态列(static-column)的数据时,dram不断地激活列输出缓冲区,以此来加速输出。但其缺点是当地址不连续时就会很慢,而且耗电量也比 fpm模式要高。
内存总线速度
内存总线速度或者叫系统总路线速度,一般等同于cpu的外频。内存总线的速度对整个系统性能来说很重要,由于内存速度的发展滞后于cpu的发展速度,为了缓解内存带来的瓶颈,所以出现了二级缓存,来协调两者之间的差异,而内存总线速度就是指cpu与二级(l2)高速缓存和内存之间的工作频率。
偶校验
even parity-偶校验,一种来检测数据完整性的方法。与奇校验相反,8个数据位与校验位加起来有偶数个1。具体参考odd parity奇校验。
奇校验
odd parity(奇校验),校核数据完整性的一种方法,一个字节的8个数据位与校验位(parity bit )加起来之和有奇数个1。校验线路在收到数后,通过发生器在校验位填上0或1,以保证和是奇数个1。因此,校验位是0时,数据位中应该有奇数个1;而校验位是1时,数据位应该有偶数个1。如果读取数据时发现与此规则不符,cpu会下令重新传输数据。
闪存
闪存是采用一种新型的eeprom内存(电可擦可写可编程只读内存),具有内存可擦可写可编程的优点,还具有写入的数据在断电后不会丢失的优点。所有被广泛应用用于数码相机,mp3,及移动存储设备。
随机访问内存
随机访问内存(ram)相当于pc机上的移动存储,用来存储和保存数据的。在任何时候都可以读写,ram通常用作操作系统或其他正在运行的程序的临时存储介质(可称作系统内存)。不过,当电源关闭时时ram不能保留数据,如果需要保存数据,就必须把它们写入到一个长期的存储器中(例如硬盘)。正因为如此,有时也将ram称作"可变存储器"。ram内存可以进一步分为静态ram(sram)和动态内存(dram)两大类。
信用卡内存
credit card memory(信用卡内存),主要用于膝上型电脑和笔记本电脑的一种内存。其外型尺寸犹如一个信用卡,因此而得名。
虚拟信道内存
nec 公司开发的一种改良的dram内存,数据传输率为133mhz。其原理是在现在的dram ic 中加入一个虚拟的sram作为cache,以此来维护数据存取的稳定性。 vcm 使内存的不同区块(每块都有自己的缓存)能够分别和控制器对话。如此一来,系统的任务可以分配到它们各自的虚拟信道里面。同时运行的多个任务互相之间不会争用缓存,所以系统的整体效率就提高了。
只读内存
只读内存(rom)相当于pc机上的硬盘,用来存储和保存数据的。rom数据不能随意更新,但是在任何时候都可以读取。即使是断电,rom也能够保留数据。
注释:本文并非原创,搜集整理自互联网。